キオクシア:高密度・低消費電力3D DRAMの実用化に向けた基盤技術を発表
配信日時: 2025-12-12 14:24:00

高積層可能な酸化物半導体チャネルトランジスタ技術を開発
(東京)- (ビジネスワイヤ) -- キオクシア株式会社は、高密度・低消費電力3D DRAMの実用化に向けた基盤技術として高積層可能な酸化物半導体チャネルトランジスタ技術を開発しました。本成果は、米国サンフランシスコで開催されたIEEEの電子素子に関する国際会議IEDM(International Electron Devices Meeting)にて、12月10日(現地時間)に発表しました。本技術を用いることで、AIサーバーやIoT製品など幅広いアプリケーションにおいて低消費電力化を実現する可能性があります。
AI時代を迎え、大容量のデータを処理するために、より大容量かつ低消費電力のDRAMの実現が期待されています。従来のDRAMではメモリセルの微細化が物理限界に近づいており、さらなる大容量化に向けてメモリセルを3次元に積層する研究が進んでいます。メモリセルを積層する際に、従来のDRAMと同様の単結晶シリコンをトランジスタのチャネル材料に使用すると、製造コストが高くなり、かつ、メモリ容量に比例して、メモリセルをリフレッシュするための電力も増加する課題があります。
当社は、昨年のIEDMで酸化物半導体の縦型トランジスタを用いたOCTRAM(Oxide-Semiconductor Channel Transistor DRAM)技術を発表しました。今回の発表では、OCTRAMの3次元化に向けて、高積層可能な酸化物半導体チャネルトランジスタ技術を開発し、トランジスタを8層積層し動作することを確認しました。
今回、開発した技術は、一般的なシリコン酸化膜とシリコン窒化膜を積層膜として用い、シリコン窒化膜領域を酸化物半導体(InGaZnO)にリプレースすることで、縦方向に一括で横型トランジスタを形成するプロセスを採用するとともに、縦方向のピッチのスケーリングを可能とする3次元メモリセル構造も導入しました。これらの製造プロセスと構造により、メモリセルの積層化におけるコストの課題を克服することが期待されます。さらに、酸化物半導体の低いオフ電流という特徴により、リフレッシュ電力を抑制することが期待できます。今回、当社はリプレースで形成した酸化物半導体の横型トランジスタの高いオン電流(>30μA)と極低オフ電流(<1aA, 10-18A)を実証するとともに、横型トランジスタを8層一括で形成し、動作に成功しました。
当社は今後も、本技術を用いた3D DRAMの実用化に向けて研究開発を進めていきます。
このお知らせは、情報提供のみを目的としたものであり、国内外を問わず、当社の発行する株式その他の有価証券への勧誘を構成するものではありません。本資料に掲載されている情報(製品の仕様、サービスの内容およびお問い合わせ先など)は、発表日現在の情報です。予告なしに変更されることがありますので、あらかじめご了承ください。
businesswire.comでソースバージョンを見る:https://www.businesswire.com/news/home/20251211291394/ja/
連絡先
本資料に関するお問い合わせ先:
キオクシア株式会社
コーポレートコミュニケーション部
山路 航太
Tel: 03-6478-2319
kioxia-hd-pr@kioxia.com
プレスリリース情報提供元:ビジネスワイヤ
スポンサードリンク
「Kioxia Corporation」のプレスリリース
スポンサードリンク
最新のプレスリリース
- 【オンラインセミナー】障害者雇用で黒字を実現する仕組みの作り方とは?03/02 19:45
- ジオゲッサーのコミュニティeスポーツ大会「GGL GeoGuessr」本戦が3月6日(金)にライブ配信決定!地理知識×直感で頂点を決める頭脳戦を見逃すな!03/02 19:21
- 株式会社ティーケーピー、「株式会社TKP」へ商号変更03/02 19:15
- 【齊藤工発案のcinema bird】過去イベントで着用された限定Tシャツを受注販売 ― 売上の一部は令和6年能登半島地震の復興支援へ ―03/02 19:15
- FUJI、在宅介護を支える移乗サポートロボットの最新モデル「Hug L1-02」2026年3月末より受注開始03/02 19:15
- 最新のプレスリリースをもっと見る

